aboutsummaryrefslogtreecommitdiffstats
path: root/fpga/usrp3/lib/io_port2
ModeNameSize
-rw-r--r--.gitignore7logstatsplain
-rw-r--r--LvFpga_Chinch_Interface.ngc15287595logstatsplain
-rw-r--r--LvFpga_Chinch_Interface.v3927logstatsplain
-rw-r--r--LvFpga_Chinch_Interface.vh1532logstatsplain
-rw-r--r--Makefile.srcs513logstatsplain
-rw-r--r--create-lvbitx.py3130logstatsplain
-rw-r--r--data_swapper_64.v784logstatsplain
-rw-r--r--ioport2_msg_codec.v1417logstatsplain
-rw-r--r--pcie_axi_wb_conv.v7109logstatsplain
-rw-r--r--pcie_basic_regs.v4312logstatsplain
-rw-r--r--pcie_dma_ctrl.v6840logstatsplain
-rw-r--r--pcie_dma_ctrl_tb.v2508logstatsplain
-rw-r--r--pcie_iop2_msg_arbiter.v5212logstatsplain
-rw-r--r--pcie_iop2_msg_arbiter_tb.v3705logstatsplain
-rw-r--r--pcie_lossy_samp_gate.v499logstatsplain
-rw-r--r--pcie_pkt_route_specifier.v1125logstatsplain
-rw-r--r--pcie_wb_reg_core.v5192logstatsplain
-rw-r--r--pcie_wb_reg_core_tb.v9588logstatsplain