summaryrefslogtreecommitdiffstats
path: root/eth/bench/verilog
ModeNameSize
-rw-r--r--.gitignore28logstatsplain
-rw-r--r--100m.scr1057logstatsplain
-rw-r--r--Phy_sim.v4741logstatsplain
-rw-r--r--User_int_sim.v7323logstatsplain
-rw-r--r--error.scr3906logstatsplain
-rw-r--r--files.lst1278logstatsplain
-rw-r--r--host_sim.v1488logstatsplain
-rw-r--r--icomp.bat44logstatsplain
-rw-r--r--isim.bat14logstatsplain
-rw-r--r--jumbo_err.scr1174logstatsplain
-rw-r--r--jumbos.scr948logstatsplain
-rw-r--r--mdio.scr1342logstatsplain
-rw-r--r--miim_model.v317logstatsplain
-rw-r--r--misc.scr2762logstatsplain
-rw-r--r--pause.scr1423logstatsplain
-rw-r--r--tb_top.v32107logstatsplain
-rw-r--r--test.scr654logstatsplain
-rw-r--r--txmac.scr2300logstatsplain
-rw-r--r--xlnx_glbl.v867logstatsplain